order_bg

منتجات

XCF128XFTG64C التغليف BGA64 XL أجهزة التكوين والتخزين عالية الكثافة

وصف قصير:


تفاصيل المنتج

علامات المنتج

سمات المنتج

يكتب وصف
فئة الدوائر المتكاملة (ICs)

ذاكرة

عروض التكوين لـ FPGAs

MFR ايه ام دي زيلينكس
مسلسل -
طَرد صينية
حالة المنتج عفا عليها الزمن
نوع قابل للبرمجة في نظام للبرمجة
حجم الذاكرة 128 ميجابايت
الجهد – العرض 1.7 فولت ~ 2 فولت
درجة حرارة التشغيل -40 درجة مئوية ~ 85 درجة مئوية
نوع التركيب سطح جبل
الحزمة / القضية 64-TBGA
حزمة جهاز المورد 64-FTBGA (10×13)
رقم المنتج الأساسي XCF128

الوثائق والوسائط

نوع المورد وصلة
جداول البيانات ورقة بيانات XCF128XFT(G)64C
المعلومات البيئية شهادة Xiliinx RoHS

شهادة Xilinx REACH211

تقادم PCN/موسوعة الحياة أجهزة متعددة 01/يونيو/2015

جهاز متعدد EOL Rev3 9/مايو/2016

نهاية الحياة 10/يناير/2022

تغيير حالة جزء PCN تم إعادة تنشيط الأجزاء في 25/أبريل/2016
ورقة بيانات HTML ورقة بيانات XCF128XFT(G)64C

التصنيفات البيئية والتصديرية

يصف وصف
حالة بنفايات متوافق مع ROHS3
مستوى حساسية الرطوبة (MSL) 3 (168 ساعة)
الوصول إلى الحالة الوصول إلى غير متأثر
ECCN 3A991B1A
هتسسوس 8542.32.0071

تقدم Xilinx سلسلة XC18V00 من PROMs للتكوين القابل للبرمجة داخل النظام (الشكل 1).تتضمن الأجهزة في عائلة 3.3 فولت هذه 4 ميجابت، و2 ميجابت، و1 ميجابت، و512 كيلوبت PROM التي توفر طريقة سهلة الاستخدام وفعالة من حيث التكلفة لإعادة برمجة وتخزين تدفقات بت تكوين Xilinx FPGA.

عندما يكون FPGA في الوضع التسلسلي الرئيسي، فإنه يقوم بإنشاء ساعة تكوين تقوم بتشغيل PROM.بعد وقت وصول قصير بعد تمكين CE وOE، تتوفر البيانات على طرف PROM DATA (D0) المتصل بمنفذ FPGA DIN.تتوفر البيانات الجديدة في وقت وصول قصير بعد كل حافة ساعة مرتفعة.يقوم FPGA بإنشاء العدد المناسب من نبضات الساعة لإكمال التكوين.عندما يكون FPGA في الوضع التسلسلي التابع، يتم تسجيل PROM وFPGA بواسطة ساعة خارجية.

عندما يكون FPGA في وضع Master Select MAP، يقوم FPGA بإنشاء ساعة تكوين تقوم بتشغيل PROM.عندما يكون FPGA في وضع Slave Parallel أو Slave Select MAP، يقوم مذبذب خارجي بإنشاء ساعة التكوين التي تحرك PROM وFPGA.بعد تمكين CE وOE، تتوفر البيانات على دبابيس DATA (D0-D7) الخاصة بـ PROM.تتوفر البيانات الجديدة في وقت وصول قصير بعد كل حافة ساعة مرتفعة.يتم تسجيل البيانات في FPGA على الحافة الصاعدة التالية لـ CCLK.يمكن استخدام مذبذب حر التشغيل في وضعي Slave Parallel أو Slave Select MAP.

يمكن تتالي أجهزة متعددة باستخدام مخرج CEO لقيادة إدخال CE للجهاز التالي.مدخلات الساعة ومخرجات البيانات لجميع PROMs في هذه السلسلة مترابطة.جميع الأجهزة متوافقة ويمكن تتاليها مع أفراد آخرين من العائلة أو مع عائلة PROM التسلسلية القابلة للبرمجة لمرة واحدة XC17V00.

 


  • سابق:
  • التالي:

  • اكتب رسالتك هنا وأرسلها لنا