order_bg

منتجات

جديد وأصلي XQR17V16CC44V بقعة الأسهم FPGA المجال للبرمجة بوابة صفيف المنطق Ic رقاقة الدوائر المتكاملة

وصف قصير:


تفاصيل المنتج

علامات المنتج

تحديد  
فئة الذاكرة حفلة موسيقية
كثافة 16777 كيلوبت
عدد الكلمات 2000 ك
بت لكل كلمة 8 بت
نوع الحزمة سيراميك، LCC-44
دبابيس 44
عائلة المنطق كموس
مصدر التيار 3.3 فولت
درجة حرارة التشغيل -55 إلى 125 درجة مئوية (-67 إلى 257 فهرنهايت)

تقدم Xilinx سلسلة QPro™ XQR17V16 عالية الكثافة من سلسلة QML المقواة بالإشعاع PROMs والتي توفر طريقة سهلة الاستخدام وفعالة من حيث التكلفة لتخزين تدفقات البت الكبيرة لتكوين Xilinx FPGA.XQR17V16CC44V عبارة عن جهاز 3.3 فولت بسعة تخزين تبلغ 16 ميجابايت ويمكن أن يعمل إما في الوضع التسلسلي أو على مستوى البايت.للحصول على رسم تخطيطي مبسط لبنية جهاز XQR17V16.

عندما يكون FPGA في الوضع التسلسلي الرئيسي، فإنه يقوم بإنشاء ساعة تكوين تقوم بتشغيل PROM.بعد وقت وصول قصير بعد ارتفاع حافة الساعة، تظهر البيانات على طرف إخراج PROM DATA المتصل بدبوس FPGA DIN.يقوم FPGA بإنشاء العدد المناسب من نبضات الساعة لإكمال التكوين.بمجرد تكوينه، فإنه يقوم بتعطيل PROM.عندما يكون FPGA في الوضع التسلسلي التابع، يجب أن يتم تسجيل كل من PROM وFPGA بواسطة إشارة واردة.

عندما يكون FPGA في وضع Master SelectMAP، فإنه يقوم بإنشاء ساعة التكوين التي تشغل PROM وFPGA.بعد ارتفاع حافة CCLK، تتوفر البيانات على أطراف بيانات PROMs (D0-D7).سيتم تسجيل البيانات في FPGA على الحافة الصاعدة التالية لـ CCLK.عندما يكون FPGA في وضع Slave SelectMAP، يجب أن يتم تسجيل كل من PROM وFPGA بواسطة إشارة واردة.يمكن استخدام مذبذب حر لقيادة CCLK.يمكن توصيل أجهزة متعددة باستخدام مخرج CEO لقيادة إدخال CE للجهاز التالي.مدخلات الساعة ومخرجات البيانات لجميع PROMs في هذه السلسلة مترابطة.جميع الأجهزة متوافقة ويمكن تتاليها مع أفراد الأسرة الآخرين.بالنسبة لبرمجة الأجهزة، يقوم إما برنامج Xilinx ISE Foundation أو ISE WebPACK بتجميع ملف تصميم FPGA إلى تنسيق Hex قياسي، والذي يتم بعد ذلك نقله إلى معظم مبرمجي PROM التجاريين.

سمات
• مناعة مناعية إلى LET > 120 MeV/cm2/mg
• TID مضمون يبلغ 50 كيلو راد (Si) لكل مواصفات 1019.5
• ملفقة على الركيزة الفوقي
• سعة تخزينية 16 ميجابت
• التشغيل المضمون في نطاق درجات الحرارة العسكرية الكاملة: -55 درجة مئوية إلى +125 درجة مئوية
• ذاكرة للقراءة فقط قابلة للبرمجة لمرة واحدة (OTP) مصممة لتخزين تدفقات بت التكوين لأجهزة Xilinx FPGA
• أوضاع التكوين المزدوج
♦ التكوين التسلسلي (ما يصل إلى 33 ميجا بايت / ثانية)
♦ بالتوازي (ما يصل إلى 264 ميجا بايت / ثانية عند 33 ميجا هرتز)
• واجهة بسيطة لXilinx QPro FPGAs
• متتالية لتخزين تدفقات البت أطول أو متعددة
• إعادة ضبط القطبية القابلة للبرمجة (نشطة عالية أو نشطة منخفضة) للتوافق مع حلول FPGA المختلفة
• عملية البوابة العائمة CMOS منخفضة الطاقة
• جهد إمداد 3.3 فولت
• متوفر في عبوات CK44 السيراميكية(1)
• دعم البرمجة من قبل أبرز الشركات المصنعة للمبرمجين
• دعم التصميم باستخدام حزم برامج ISE Foundation أو ISE WebPACK
• ضمان الاحتفاظ بالبيانات لمدة 20 عامًا
برمجة
يمكن برمجة الأجهزة على المبرمجين الذين توفرهم Xilinx أو بائعي الطرف الثالث المؤهلين.يجب على المستخدم التأكد من استخدام خوارزمية البرمجة المناسبة وأحدث إصدار من برنامج المبرمج.يمكن أن يؤدي الاختيار الخاطئ إلى إتلاف الجهاز بشكل دائم.
وصف
• مناعة مناعية إلى LET > 120 MeV/cm2/mg
• TID مضمون يبلغ 50 كيلو راد (Si) لكل مواصفات 1019.5
• ملفقة على الركيزة الفوقي
• سعة تخزينية 16 ميجابت
• التشغيل المضمون في نطاق درجات الحرارة العسكرية الكاملة: -55 درجة مئوية إلى +125 درجة مئوية
• ذاكرة للقراءة فقط قابلة للبرمجة لمرة واحدة (OTP) مصممة لتخزين تدفقات بت التكوين لأجهزة Xilinx FPGA
• أوضاع التكوين المزدوج
♦ التكوين التسلسلي (ما يصل إلى 33 ميجا بايت / ثانية)
♦ بالتوازي (ما يصل إلى 264 ميجا بايت / ثانية عند 33 ميجا هرتز)
• واجهة بسيطة لXilinx QPro FPGAs
• متتالية لتخزين تدفقات البت أطول أو متعددة
• إعادة ضبط القطبية القابلة للبرمجة (نشطة عالية أو نشطة
Low) للتوافق مع حلول FPGA المختلفة
• عملية البوابة العائمة CMOS منخفضة الطاقة
• جهد إمداد 3.3 فولت
• متوفر في عبوات CK44 السيراميكية(1)
• دعم البرمجة من قبل مبرمجين رائدين
الشركات المصنعة
• دعم التصميم باستخدام مؤسسة ISE أو ISE
حزم برامج WebPACK
• ضمان الاحتفاظ بالبيانات لمدة 20 عامًا


  • سابق:
  • التالي:

  • اكتب رسالتك هنا وأرسلها لنا