order_bg

منتجات

(المكونات الإلكترونية) 5V927PGGI8

وصف قصير:


تفاصيل المنتج

علامات المنتج

سمات المنتج

يكتب وصف
فئة الدوائر المتكاملة (ICs)

الساعة/التوقيت

مولدات الساعة، PLLs، مجمعات التردد

MFR شركة رينيساس للإلكترونيات الأمريكية
مسلسل -
طَرد الشريط والبكرة (TR)
حالة المنتج عفا عليها الزمن
يكتب مولد الساعة
PLL نعم مع تجاوز
مدخل إل في تي تي إل، كريستال
انتاج | لفتل
عدد الدوائر 1
النسبة - الإدخال: الإخراج 2:4
التفاضلية - الإدخال: الإخراج لا لا
التردد – ماكس 160 ميجا هرتز
المقسم/المضاعف نعم / لا
الجهد – العرض 3 فولت ~ 3.6 فولت
درجة حرارة التشغيل -40 درجة مئوية ~ 85 درجة مئوية
نوع التركيب سطح جبل
الحزمة / القضية 16-TSSOP (0.173 بوصة، عرض 4.40 مم)
حزمة جهاز المورد 16- تسوب
رقم المنتج الأساسي IDT5V927

الوثائق والوسائط

نوع المورد وصلة
جداول البيانات IDT5V927
تقادم PCN/موسوعة الحياة مراجعة 23/ديسمبر/2013

أجهزة متعددة 28/أكتوبر/2013

ورقة بيانات HTML IDT5V927

التصنيفات البيئية والتصديرية

يصف وصف
مستوى حساسية الرطوبة (MSL) 1 (غير محدود)
الوصول إلى الحالة الوصول إلى غير متأثر
ECCN إير99
هتسسوس 8542.39.0001

مصادر إضافية

يصف وصف
اسماء اخرى 5V927PGGI8
الحزمة القياسية 4000

تفاصيل المنتج
معالج الإشارات الرقمية 24 بت

يدعم Motorola DSP56307، وهو عضو في عائلة DSP56300 من معالجات الإشارات الرقمية القابلة للبرمجة (DSPs)، تطبيقات البنية التحتية اللاسلكية مع عمليات التصفية العامة.يقوم المعالج المساعد للمرشح المعزز على الشريحة (EFCOP) بمعالجة خوارزميات المرشح بالتوازي مع التشغيل الأساسي، وبالتالي زيادة أداء وكفاءة DSP بشكل عام.مثل أفراد العائلة الآخرين، يستخدم DSP56307 محركًا عالي الأداء بدورة واحدة لكل تعليمات (متوافق مع التعليمات البرمجية لعائلة DSP56000 الأساسية الشهيرة من Motorola)، ومبدل أسطواني، وعنونة 24 بت، وذاكرة تخزين مؤقت للتعليمات، و وحدة تحكم للوصول المباشر للذاكرة، كما في الشكل 1. يوفر DSP56307 أداءً بمعدل 100 مليون تعليمات (MIPS) في الثانية باستخدام ساعة داخلية بتردد 100 ميجاهرتز مع نواة 2.5 فولت وطاقة إدخال/إخراج مستقلة 3.3 فولت.

ملخص
باستخدام الجيل الثاني من البنية القائمة على أعمدة ASMBL (كتلة السيليكون المعيارية المتقدمة)، تحتوي XC5VLX330T-3FFG1738I على خمس منصات متميزة (عائلات فرعية)، وهو الخيار الأكثر الذي توفره أي عائلة FPGA.تحتوي كل منصة على نسبة مختلفة من الميزات لتلبية احتياجات مجموعة واسعة من التصاميم المنطقية المتقدمة.بالإضافة إلى النسيج المنطقي الأكثر تقدمًا وعالي الأداء، تحتوي XC5VLX330T-3FFG1738I FPGAs على العديد من كتل مستوى نظام IP الصلب، بما في ذلك ذاكرة الوصول العشوائي/FIFOs القوية ذات كتلة 36 كيلوبت، وشرائح DSP من الجيل الثاني 25 × 18، وتقنية Select IO مع في المعاوقة التي يتم التحكم فيها رقميًا، وكتل الواجهة المتزامنة للمصدر Chip Sync، ووظيفة مراقبة النظام،

سمات
عالية الأداء DSP56300 الأساسية
● 100 مليون تعليمات في الثانية (MIPS) بساعة بسرعة 100 ميجاهرتز عند قلب 2.5 فولت و3.3 VI/O
● رمز الكائن متوافق مع نواة DSP56000
● مجموعة تعليمات متوازية للغاية
● وحدة المنطق الحسابي للبيانات (ALU)
- مراكم مضاعف متوازي 24 × 24 بت عبر خطوط الأنابيب بالكامل
- ناقل حركة أسطواني متوازي 56 بت (التحويل السريع والتطبيع؛ توليد تيار البتات والتحليل)
- تعليمات ALU المشروطة
- دعم حسابي 24 بت أو 16 بت تحت تحكم البرنامج
● وحدة التحكم في البرنامج (PCU)
- دعم موقف رمز مستقل (PIC).
- أوضاع المعالجة المُحسّنة لتطبيقات DSP (بما في ذلك الإزاحات الفورية)
- وحدة تحكم ذاكرة التخزين المؤقت للتعليمات على الرقاقة
- مجموعة أجهزة قابلة للتوسيع بالذاكرة على الرقاقة
- الأجهزة المتداخلة تفعل الحلقات
- مقاطعات العودة التلقائية السريعة
● الوصول المباشر إلى الذاكرة (DMA)
- ست قنوات DMA تدعم الوصول الداخلي والخارجي
- عمليات نقل أحادية وثنائية وثلاثية الأبعاد (بما في ذلك التخزين المؤقت الدائري)
- مقاطعات نهاية نقل الكتلة
- التشغيل من خطوط المقاطعة وجميع الأجهزة الطرفية
● حلقة مقفلة الطور (PLL)
- يسمح بتغيير عامل تقسيم الطاقة المنخفض (DF) دون فقدان القفل
- ساعة الإخراج مع إزالة الانحراف
● دعم تصحيح أخطاء الأجهزة
- وحدة المحاكاة على الرقاقة (On CE).
- منفذ الوصول لاختبار مجموعة عمل الاختبار المشتركة (JTAG) (TAP)
- يعكس وضع تتبع العنوان عمليات الوصول إلى ذاكرة الوصول العشوائي (RAM) الداخلية للبرنامج في المنفذ الخارجي


  • سابق:
  • التالي:

  • اكتب رسالتك هنا وأرسلها لنا