تم تحسين عائلة ECP5™/ECP5-5G™ من أجهزة FPGA لتقديم ميزات عالية الأداء مثل بنية DSP المحسنة، وSERDES (Serializer/Deserializer) عالي السرعة، ومصدر عالي السرعة.
واجهات متزامنة، في نسيج FPGA اقتصادي.يتم تحقيق هذا المزيج من خلال التقدم في بنية الجهاز واستخدام تقنية 40 نانومتر مما يجعل الأجهزة مناسبة للتطبيقات كبيرة الحجم وعالية السرعة ومنخفضة التكلفة.
تغطي عائلة أجهزة ECP5/ECP5-5G سعة جدول البحث (LUT) حتى 84 ألف عنصر منطقي وتدعم ما يصل إلى 365 إدخال/إخراج للمستخدم.توفر عائلة أجهزة ECP5/ECP5-5G أيضًا ما يصل إلى 156 مضاعفًا 18 × 18 ومجموعة واسعة من معايير الإدخال/الإخراج المتوازية.
تم تحسين أداء نسيج ECP5/ECP5-5G FPGA عالي الأداء مع وضع الطاقة المنخفضة والتكلفة المنخفضة في الاعتبار.تستخدم أجهزة ECP5/ ECP5-5G تقنية منطق SRAM القابلة لإعادة التكوين وتوفر وحدات بناء شائعة مثل المنطق القائم على LUT والذاكرة الموزعة والمضمنة وحلقات الطور المقفل (PLLs) وحلقات التأخير المقفل (DLLs) والمصدر المتزامن المصمم مسبقًا دعم الإدخال/الإخراج وشرائح sysDSP المحسنة ودعم التكوين المتقدم، بما في ذلك إمكانات التشفير والتشغيل المزدوج.
يدعم المنطق المتزامن للمصدر المصمم مسبقًا والذي تم تنفيذه في عائلة أجهزة ECP5/ECP5-5G نطاقًا واسعًا من معايير الواجهة بما في ذلك DDR2/3 وLPDDR2/3 وXGMII و7:1 LVDS.
تتميز عائلة أجهزة ECP5/ECP5-5G أيضًا بـ SERDES عالية السرعة مع وظائف الطبقة الفرعية للترميز المادي (PCS) المخصصة.يسمح التسامح العالي مع الارتعاش والارتعاش المنخفض للإرسال بتكوين كتل SERDES plus PCS لدعم مجموعة من بروتوكولات البيانات الشائعة بما في ذلك PCI Express وEthernet (XAUI وGbE وSGMII) وCPRI.نقل التركيز مع المؤشرات السابقة واللاحقة، وإعدادات استقبال المعادلة تجعل SERDES مناسبًا للإرسال والاستقبال عبر أشكال مختلفة من الوسائط.
توفر أجهزة ECP5/ECP5-5G أيضًا خيارات تكوين مرنة وموثوقة وآمنة، مثل إمكانية التمهيد المزدوج وتشفير تدفق البتات وميزات ترقية حقل TransFR.حققت أجهزة عائلة ECP5-5G بعض التحسينات في SERDES مقارنة بأجهزة ECP5UM.تعمل هذه التحسينات على زيادة أداء SERDES بمعدل بيانات يصل إلى 5 جيجابت/ثانية.
أجهزة عائلة ECP5-5G متوافقة مع أجهزة ECP5UM.يتيح لك ذلك مسار ترحيل لنقل التصميمات من أجهزة ECP5UM إلى أجهزة ECP5-5G للحصول على أداء أعلى.