LCMXO2-256HC-4TG100C أصلي وجديد وبأسعار تنافسية في المخزون IC المزود
سمات المنتج
كود بي بي فري | نعم |
كود بنفايات | نعم |
رمز دورة الحياة الجزئية | نشيط |
الشركة المصنعة Ihs | شعرية شركة أشباه الموصلات |
رمز حزمة الجزء | QFP |
حزمة الوصف | LFQFP, |
عدد الدبوس | 100 |
الوصول إلى رمز الامتثال | متوافق |
رمز ECCN | إير99 |
كود اتش تي اس | 8542.39.00.01 |
الشركة المصنعة ساماكسس | شعرية أشباه الموصلات |
ميزة إضافية | يعمل أيضًا عند 3.3 فولت من الإمداد الاسمي |
كود JESD-30 | S-PQFP-G100 |
كود JESD-609 | e3 |
طول | 14 ملم |
مستوى حساسية الرطوبة | 3 |
عدد المدخلات المخصصة | |
عدد خطوط الإدخال/الإخراج | |
عدد المدخلات | 55 |
عدد النواتج | 55 |
عدد المحطات | 100 |
درجة حرارة التشغيل-ماكس | 85 درجة مئوية |
درجة حرارة التشغيل-دقيقة | |
منظمة | 0 مدخلات مخصصة، 0 إدخال/إخراج |
وظيفة الإخراج | مختلط |
مواد الجسم الحزمة | البلاستيك/الايبوكسي |
رمز الحزمة | LFQFP |
رمز معادلة الحزمة | TQFP100,.63SQ |
شكل الحزمة | مربع |
نمط الحزمة | حزمة مسطحة، ملف تعريف منخفض، درجة جيدة |
طريقة التعبئة | صينية |
درجة حرارة إنحسر الذروة (سيل) | 260 |
مزودات الطاقة | 2.5/3.3 فولت |
نوع المنطق القابل للبرمجة | فلاش بي إل دي |
تأخير نشر | 7.36 نانو ثانية |
حالة التأهيل | غير مؤهل |
ارتفاع الجلوس-ماكس | 1.6 ملم |
جهد الإمداد-الحد الأقصى | 3.462 فولت |
جهد الإمداد-دقيقة | 2.375 فولت |
جهد الإمداد- نوم | 2.5 فولت |
سطح جبل | نعم |
درجة الحرارة | آخر |
إنهاء المحطة | ماتي القصدير (Sn) |
نموذج المحطة | جناح النورس |
الملعب الطرفي | 0.5 ملم |
موقف المحطة | رباعية |
الوقت @ درجة حرارة إنحسر الذروة - الحد الأقصى (الدرجات) | 30 |
عرض | 14 ملم |
مقدمة المنتج
جهاز المنطق القابل للبرمجة المعقد (CPLD) عبارة عن دائرة متكاملة خاصة بالتطبيق (ASIC) في الدائرة المتكاملة LSI (الدائرة المتكاملة كبيرة الحجم).إنها مناسبة لتصميم النظام الرقمي المكثف للتحكم، والتحكم في التأخير مريح.يعد CPLD أحد أسرع الأجهزة نموًا في الدوائر المتكاملة.
مكونات CPLD
CPLD هو جهاز منطقي قابل للبرمجة معقد ذو نطاق واسع وبنية معقدة، وينتمي إلى نطاق واسع النطاقدوائر متكاملة.
يتكون CPLD من خمسة أجزاء رئيسية: كتلة المصفوفة المنطقية، ووحدة الماكرو، ومصطلح المنتج الممتد، والمصفوفة السلكية القابلة للبرمجة، وكتلة التحكم في الإدخال/الإخراج.
1. كتلة المصفوفة المنطقية (LAB)
تتكون كتلة المصفوفة المنطقية من مصفوفة مكونة من 16 خلية ماكرو، ويتم توصيل العديد من المختبرات معًا بواسطة مصفوفة قابلة للبرمجة (PIA) وناقل عالمي
2. وحدة ماكرو
تتكون وحدة الماكرو في سلسلة MAX7000 من ثلاث كتل وظيفية: مصفوفة منطقية، ومصفوفة اختيار المنتج، وسجل قابل للبرمجة.
3. تمديد مدة المنتج
يمكن إرسال مصطلح منتج واحد لكل خلية ماكرو بشكل عكسي إلى المصفوفة المنطقية.
4. مجموعة سلكية قابلة للبرمجة PIA
يمكن توصيل كل LAB لتكوين المنطق المطلوب من خلال المصفوفة السلكية القابلة للبرمجة.هذا الناقل العالمي عبارة عن قناة قابلة للبرمجة يمكنها توصيل أي مصدر إشارة في الجهاز إلى وجهته.
5. كتلة التحكم في الإدخال/الإخراج
تسمح كتلة التحكم في الإدخال/الإخراج بتكوين كل طرف إدخال/إخراج بشكل فردي للإدخال/الإخراج والتشغيل ثنائي الاتجاه.
مقارنة CPLD وFPGA
على الرغم من كليهماFPGAوCPLDهي أجهزة ASIC قابلة للبرمجة ولها العديد من الخصائص المشتركة، ونظرًا للاختلافات في بنية CPLD وFPGA، فإن لها خصائصها الخاصة:
1.CPLD أكثر ملاءمة لاستكمال الخوارزميات المختلفة والمنطق التوافقي، وFP GA أكثر ملاءمة لاستكمال المنطق المتسلسل.بمعنى آخر، تعتبر FPGA أكثر ملاءمة للبنية الغنية بالتخبط، في حين أن CPLD أكثر ملاءمة للبنية المحدودة ذات التقليب والبنية الغنية بمدة المنتج.
2. يحدد هيكل التوجيه المستمر لـ CPLD أن تأخير التوقيت الخاص به موحد ويمكن التنبؤ به، بينما يحدد هيكل التوجيه المجزأ لـ FPGA عدم إمكانية التنبؤ بتأخيره.
3.FPGA تتمتع بمرونة أكبر من CPLD في البرمجة.تتم برمجة CPLD عن طريق تعديل الوظيفة المنطقية بدائرة اتصال داخلية ثابتة، بينما تتم برمجة FPGA عن طريق تغيير أسلاك الاتصال الداخلي.يمكن برمجة FP GA تحت بوابة منطقية، بينما تتم برمجة CPLD تحت كتلة منطقية.
4. إن تكامل FPGA أعلى من تكامل CPLD، وله بنية أسلاك أكثر تعقيدًا وتنفيذ منطقي.
5.CPLD أكثر ملاءمة للاستخدام من FPGA.برمجة CPLD باستخدام تقنية E2PROM أو FASTFLASH، بدون شريحة ذاكرة خارجية، سهلة الاستخدام.ومع ذلك، يجب تخزين معلومات برمجة FPGA في الذاكرة الخارجية، كما أن طريقة الاستخدام معقدة.
6. CPLDS أسرع من FPgas ولديها قدرة أكبر على التنبؤ بالوقت.وذلك لأن FPGas عبارة عن برمجة على مستوى البوابة ويتم اعتماد التوصيلات البينية الموزعة بين CLBS، في حين أن CPLDS عبارة عن برمجة على مستوى الكتلة المنطقية ويتم تجميع التوصيلات البينية بين الكتل المنطقية الخاصة بها.
7.في طريقة البرمجة، يعتمد CPLD بشكل أساسي على برمجة ذاكرة E2PROM أو FLASH، وأوقات برمجة تصل إلى 10,000 مرة، والميزة هي أن معلومات البرمجة الخاصة بإيقاف تشغيل النظام لا تضيع.يمكن تقسيم CPLD إلى فئتين: البرمجة على المبرمج والبرمجة على النظام.تعتمد معظم FPGA على برمجة SRAM، ويتم فقدان معلومات البرمجة عند إيقاف تشغيل النظام، ويجب إعادة كتابة بيانات البرمجة إلى SRAM من خارج الجهاز في كل مرة يتم تشغيله.وميزتها هي أنه يمكن برمجتها في أي وقت، ويمكن برمجتها بسرعة في العمل، وذلك لتحقيق التكوين الديناميكي على مستوى اللوحة ومستوى النظام.
8. سرية CPLD جيدة، وسرية FPGA سيئة.
9. بشكل عام، استهلاك الطاقة لـ CPLD أكبر من استهلاك FPGA، وكلما ارتفعت درجة التكامل، كان ذلك أكثر وضوحًا.